返回
Greenfield数字延迟发生器高精度丈量
2016-05-18
Greenfield数字延迟发生器体系选用直接计数法与时刻-电压转换法相结合的丈量方法,极大地提升了体系的丈量精度。如图3所示,为一路时刻距离信号的丈量示意图。体系经过在FPGA内部的逻辑处理,提取到直接计数法中的固有差错Δt1和Δt2的小脉冲,经过体系的10MHz时钟对这两个小脉冲进行持平的、固定的时刻延迟,然后送入高精度时刻丈量模块,对其进行积分-采样,终究运算得到准确的Δt1和Δt2的值。
Greenfield数字延迟发生器体系规划的高精度测时模块,选用对电容进行充放电然后由DA采样充放电电压值来核算时刻值。体系选用14bit的DA进行电压采样,电容的放电电压值由Δt1和Δt2的巨细来决议,规划中把电压值限定在-3.333V----+3.333V之间,这个电压规模大致占据了DA采样全规模即-5V---+5V的2/3,据此我们能够核算Greenfield数字延迟发生器体系的理论单次测时分辨率为:100ns÷(214×(2/3)) ≈ 10ps
Greenfield数字延迟发生器体系所规划的高精度测试模块关于极小的时刻脉冲信号是无法丈量的,因此在FPGA中对提取到的Δt1和Δt2进行固守时延以确保后续电路的稳定、正常作业。
转载文章请注明出处,本文出自Greenfield数字延迟发生器专家盛铂科技。
2017-02-11